数字IC架构设计特惠课程,仅需9.9元!
文章图片
Siliconthink即将推出一门架构相关的课程《On-Chip-Bus精讲》 , 无论你是做设计 , 验证 , 还是电子相关专业的毕业生 , 这门课程都值得一听 , 对于以后转做架构 , 做验证 , 或者找工作很有帮助 , 最重要的是仅需9.9元!和市面上动辄几百上千元的课程相比简直太划算!
文章图片
《On-Chip-Bus精讲》:
Sky直播 , 深入解析APB/AHB/AXI总线 。 从DDRR/W的active/precharge,bankinterlave;cache的writethrough/writeback/RWallocate讲到APB/AHB/AXI,BusArbitor,BusInterconnector(NOC);再到含bus系统的效率分析;efficiency与latency的平衡 。
文章图片
开课时间:3月15/22日 , 晚19:00~20:30 。
On-Chip-Bus精讲 , 目录如下:
1:DDR行为介绍:R/W的active/precharge,bankinterlave
2:Cache行为介绍:writethrough/writeback/RWallocate
3:On-Chip总线数据传输原理
4:APB总线介绍
5:AHB总线介绍
6:AXI总线介绍
7:AHB/AXI总线对比
8:Bus-Arbiter/Bus-Matrix/Bus-NOC介绍
9:AXI总线效率提升
10:其它片上总线
深入理解AHB中hready的用法;AXI中commandoutstanding,dataout-of-order等 。
从DDR/Cache的行为开始深入理解如何提高bus的效率;如何平衡efficiency与latency 。
所需基础知识:
1:数字电路基础;
2:建议先自学AMBA的APB/AHB/AXI协议 , 阅读完原始协议 。
文章图片
讲师简介:
sky:2006年成都电子科技大学毕业;数字电路前端设计从业14年;前VerisiliconSeniorStaffEngineer;主要做视频IP设计(H.264/H.265编解码器设计 , JPEG编解码器设计) , 神经网络CNN加速器IP设计 。 参与7颗ASIC/SOC芯片的开发(量产3颗) 。 目前申请了3篇国家发明专利 。
建议后续课程:
自学:看知乎的“常识”页面 , 进QQ群 , 可以查阅;
点拨:数字IC/FPGA设计入门:
https://ke.qq.com/course/3133628?tuin=64ce5e2a;
On-Chip-Bus精讲:
https://ke.qq.com/course/2900266?tuin=64ce5e2a;
模仿:数字IP设计实例_A:
https://ke.qq.com/course/3132227%3Ftuin%3D64ce5e2a;
数字IP设计实例_B:
https://ke.qq.com/course/3200590?tuin=64ce5e2a;
实战:RTL_FPGA设计实战:
https://ke.qq.com/course/3292002?tuin=64ce5e2a;
课程咨询:
文章图片
【数字IC架构设计特惠课程,仅需9.9元!】公司(SiliconThink)主页:
- VR技术+文旅产业,「全影汇」用数字技术创新打造文化项目“艺术品”
- 英国电信|英国电信数字化转型:推动创新,同时降低成本
- 本文转自:中工网绘画/刘琪 文字/张苇柠通过智能手机办理社区业务|中工漫评丨数字社区开启“智慧生活”之门
- 设计|比iPhone 14更轻更薄!小米Civi 2潮流限定版首销 雷军:专门设计的情人节礼物
- CPU处理器|拒绝卡脖子!国产CPU龙芯自主架构胜诉 X86、ARM等都不靠谱
- 联想|联想做数字化“味儿”挺正
- excel|excel中如何从含数字的文本中提取出数字信息?
- 关于芯片架构!美企英伟达又公开表态,中国第一个站出来反对
- 如下图所示从上面的数据我们可以看出来|数字大-10到10之间怎么做?
- 辛苦设计的表格被别人乱填写怎么办?