3月份,Intel、台积电、三星、日月光、AMD、ARM、高通、Google、微软、Meta(Facebook)等行业巨头联合,推出了全新的通用芯片互联标准——UCle 。
几乎同一时间,中国芯片厂商芯动科技(Innosilicon)宣布,率先推出国产自主研发的物理层兼容UCIe国际标准的IP解决方案“Innolink Chiplet”,是国内首套跨工艺、跨封装的Chiplet连接解决方案 。
根据芯动科技官方最新消息,该方案已经在先进工艺上量产验证成功!
文章图片
Chiplet(小芯片/芯粒)技术的核心是多芯粒(Die-to-Die)互联,利用更短距离、更低功耗、更高密度的芯片裸Die间连接方式,突破单晶片(monolithic)的性能和良率瓶颈,降低大规模芯片的开发时间、成本、风险,实现异构复杂高性能SoC的集成,满足不同厂商的芯粒之间的互联需求,达到产品的最佳性能和长生命周期 。
Intel、AMD、NVIDIA、苹果等新品巨头都有了此类产品,台积电等代工厂商也在推进相关工艺技术,但实现路径、技术标准各不相同 。
UCIe标准就是把它们统一起来,实现不同IP芯粒之间的高速互联,将芯片设计公司、EDA设计厂商、代工厂商、封测厂商等上下游产业链联合在一起 。
文章图片
【国产|量产验证成功!首个兼容UCIe全球标准的国产芯片诞生】芯动科技称,自己在Chiplet技术领域积累了大量的客户应用需求经验,并且和台积电、Intel、三星、美光等业界领军企业有密切的技术沟通和合作探索,两年前就开始了Innolink的研发工作,率先明确Innolink B/C基于DDR的技术路线,2020年首次向业界公开Innolink A/B/C技术 。
Innolink的物理层与UCIe的标准保持一致,成为国内首发、世界领先的自主UCIe Chiplet解决方案 。
文章图片
文章图片
Innolink Chiplet的设计思路和技术特点:
1、业界很多公司认为,Chiplet跨工艺、跨封装的特性,会使其面临复杂的信号衰减路径,所以普遍使用SerDes差分技术以应对这一问题 。
芯动科技则认为,相较于SerDes路线,DDR技术更适合Chiplet互联和典型应用,而且不同封装场景需要用到不同的DDR技术方案,为此提供基于GDDR6/LPDDR5技术的高速、高密度、高带宽连接方案 。
2、Chiplet互连在短距PCB、基板、中介层上连接时,路径短、干扰少、信号完整性好,采用DDR技术路线在延时功耗、带宽密度上更具优势 。
文章图片
3、标准封装使用MCM传统基板作为Chiplet互联的介质,成本低特点,是对成本较为敏感的Chiplet应用场景首选;Interposer中介层等先进封装具备密度高、良品率低、成本高等特点,是对价格不敏感的高性能应用场景首选 。
UCIe定义正式发布前,Innolink-B/C就提前实现了这两种封装场景的应用,验证了对市场前景和Chiplet技术趋势的准确判断 。
文章图片
4、针对长距离PCB、线缆的Chiplet连接,Innolink-A提供基于SerDes差分信号的连接方案,以补偿长路径的信号衰减 。
- 电池|要来了,国产首款20G+1TB旗舰,又是6000mAh大电池,售价接近七千
- 宕机|120W快充+LTPO技术,国产旗舰降价1000后,网友表示“真香”
- 芯片|英特尔、ARM们推出小芯片标准1个月,国产厂商就推出IP解决方案
- 国产手机|国产手机迎来“降价潮”,库克也坐不住了,网友:幸福来得太突然
- CPU处理器|国产安卓手机砍单1.7亿部 5G芯片要降价了:便宜多达10%
- 九号公司宣布智能电动滑板车累计量产突破千万台 中国已成全球
- 美光|RTX 3090Ti已提前用上:美光宣布单颗粒2GB GDDR6X显存投入量产
- 折叠屏|vivo 全面爆发!三款国产高端机直接发布
- 移动互联网|国产手机逐渐内卷,追求高配低价,可以根据自己的需求去挑选合适的
- vivo x|8999真香!国产折叠新机一分钟卖光:E5+蔡司,这才是真机皇