日本|掌握EUV光刻核心技术 日本憋出个大招:上马2nm

【日本|掌握EUV光刻核心技术 日本憋出个大招:上马2nm】据报道,日本将与美国合作,最早在 2025 财年启动国内 2 纳米半导体制造基地,加入下一代芯片技术商业化的竞赛 。
东京和华盛顿将根据双边芯片技术伙伴关系提供支持 。两国私营企业将进行设计和量产研究 。
台积电在开发 2 纳米芯片的量产技术方面处于领先地位 。日本通过实现下一代芯片的国内生产来寻求稳定的半导体供应 。 
日本和美国企业可以联合成立一家新公司,或者日本公司可以建立一个新的制造中心 。日本经济产业省将部分补贴研发成本和资本支出 。
联合研究最早将于今年夏天开始,2025财年至2027财年将形成一个研究和量产中心 。
全球最大的代工芯片制造商台积电正在日本熊本县建设芯片工厂,但该工厂将只生产从 10nm 到 20nm 范围的不太先进的半导体 。
较小的半导体可以实现设备的小型化和改进的性能 。2纳米芯片将用于量子计算机、数据中心和尖端智能手机等产品 。这些芯片还降低了功耗,减少了碳足迹 。
5月初,日美签署了半导体合作基本原则 。双方将在即将举行的“二加二”内阁经济官员会议上讨论合作框架的细节 。
在 2 纳米研发方面实力雄厚的 IBM 去年开发了原型 。同为美国公司的英特尔公司也在进行 2 纳米工艺的研发 。
在日本,由国立先进工业科学技术研究所运营的筑波市研究实验室正在开展一项合作,以开发先进半导体生产线的制造技术,包括 2 纳米工艺的生产技术 。东京电子和佳能等芯片制造设备制造商与 IBM、英特尔和台积电一起参与了这个集体 。
日本拥有信越化学和 Sumco 等强大的芯片材料制造商,而美国则拥有芯片制造设备巨头应用材料公司 。芯片制造商和主要供应商之间的这种合作旨在使 2 纳米芯片的量产技术触手可及 。
台积电处于下一代芯片量产的前沿 。该公司预计今年将在 2 纳米制造设施上破土动工,并有望在今年晚些时候开始大规模制造 3 纳米芯片 。 
日本的2nm雄心
在去年五月,就有报道日本政府正在寻求吸引国外优秀的芯片制造商能赴日本建立圆晶工厂,以促进日本在半导体行业的发展 。台积电后来也做了决定,虽然是28nm工艺,但也是个好的开始 。
媒体在今年一月的报道也指出,台积电将与日本经济产业省成立合资公司,在东京设立先进封测厂 。
而根据报导,台积电是要在日本茨城县筑波市新设技术研发中心,研发中心包括晶圆制程及3D封装 。
从过往的报道看来,日本的这个决定也是有其背后的考量的 。因为晶体管微缩受限,过去多年在业界就存在一个观点,那就是借用先进封装可以继续推进芯片性能的提升 。
而台积电在去年九月更是推出了其3D Fabric平台,将SoIC、CoWoS、InFO等技术家族囊入其中,能串联高频宽存储、异构整合和3D堆叠,以提升系统能耗,并缩小面积 。
台积电研发副总余振华也以TSMC的SoIC技术为例,讲述他们这个平台的优势
。他指出,这个技术可将低温多层存储堆叠在逻辑芯片上,帮助延伸摩尔定律 。而公司现在已成功将4层、8层与12层低温多层记忆体堆叠在逻辑芯片上,其中12层总厚度更是低于600微米,这让公司在未来可以实现堆叠更多层的可能 。
虽然日本已经紧抱台积电,为未来发展先进芯片制造做好了一部分准备 。但从日前的新闻看来,日本的野心并不止于此 。
最新报道指出,日本经济产业省最快在本周内,会召开与日本半导体产业有关的检讨会,除了会探索瑞萨电子工厂火灾对汽车生产的影响,以及汽车业供应链不稳定的隐忧外,日本政府还计划府着眼朝着数字化发展的当前经济,让半导体供应链体质更加强韧,并从经济安全保障等观点,重新拟定中长期的政策 。